產(chǎn)品服務(wù)
Hardware Verification
眾所周知設(shè)計(jì)復(fù)雜度的不斷提升與產(chǎn)品上市時(shí)間窗的不斷縮小使得設(shè)計(jì)和驗(yàn)證的成本不斷增加。仿真與仿真加速器雖然有用,但是很慢而且價(jià)格昂貴。此外仿真和仿真 加速器很難進(jìn)行臨界點(diǎn)測(cè)試。 FPGA 原型平臺(tái)則具備快速而又精準(zhǔn)地分析設(shè)計(jì)的行為能力,且性價(jià)比高。當(dāng)然,編譯復(fù)雜的設(shè)計(jì)到多顆 FPGA 仍然非常耗時(shí)、而且多顆 FPGA 調(diào)試亦比較困難。
通過(guò)使用 S2C 的 Prodigy 原型技術(shù)可以充分發(fā)揮 FPGA 原型的成本和速度效益。S2C 先進(jìn)的分割軟件可以利用 LVDS 管腳多路復(fù)用快速的將設(shè)計(jì)映射到 FPGA 內(nèi)。
對(duì)大規(guī)模的設(shè)計(jì)驗(yàn)證而言,調(diào)試是關(guān)鍵的組成部分,而先進(jìn)的 FPGA 原型調(diào)試技術(shù)能夠緩解客戶調(diào)試分割到多顆 FPGA 的設(shè)計(jì)的壓力。S2C 的 Prodigy 調(diào)試技術(shù)可以增加多顆 FPGA 內(nèi)設(shè)計(jì)的可見性,進(jìn)而消除關(guān)鍵調(diào)試錯(cuò)誤并大大減少了調(diào)試時(shí)間。通過(guò)使用外部存儲(chǔ)器,S2C 的調(diào)試技術(shù)得到進(jìn)一步增強(qiáng)以實(shí)現(xiàn)對(duì)設(shè)計(jì)的深度調(diào)試。
借助下列 S2C 的解決方案,客戶可以進(jìn)行徹底又完備的硬件檢驗(yàn):