Hardware Verification
眾所周知設計復雜度的不斷提升與產品上市時間窗的不斷縮小使得設計和驗證的成本不斷增加。仿真與仿真加速器雖然有用,但是很慢而且價格昂貴。此外仿真和仿真 加速器很難進行臨界點測試。 FPGA 原型平臺則具備快速而又精準地分析設計的行為能力,且性價比高。當然,編譯復雜的設計到多顆 FPGA 仍然非常耗時、而且多顆 FPGA 調試亦比較困難。
通過使用 S2C 的 Prodigy 原型技術可以充分發揮 FPGA 原型的成本和速度效益。S2C 先進的分割軟件可以利用 LVDS 管腳多路復用快速的將設計映射到 FPGA 內。
對大規模的設計驗證而言,調試是關鍵的組成部分,而先進的 FPGA 原型調試技術能夠緩解客戶調試分割到多顆 FPGA 的設計的壓力。S2C 的 Prodigy 調試技術可以增加多顆 FPGA 內設計的可見性,進而消除關鍵調試錯誤并大大減少了調試時間。通過使用外部存儲器,S2C 的調試技術得到進一步增強以實現對設計的深度調試。
借助下列 S2C 的解決方案,客戶可以進行徹底又完備的硬件檢驗: