}
TAKUMI 公司成立于 2003 年,授權為嵌入式系統和移動信息裝置包括數字照相機/攝像機,移動電話和機頂盒提供其獨特的 OpenGL ES- 和 OpenVG- 兼容圖形加速器 IP 核,可最小化尺寸和能量功耗以及真正豐富全世界 2D/3D 直觀用戶的界面。公司總部位于東京 Shiba,并在山梨甲府設有辦事處。
當今的圖形 IP 非常復雜,需要大量的測試模式才能執行完整的硬件驗證和軟件測試。 因此,需要一個可靠,靈活且高性能的 FPGA 平臺。此外,計劃集成復雜 IP 核(例如 TAKUMI 的 3D 圖形 IP )的 SoC 設計人員通常需要大量的驗證工作,例如驗證所有硬件功能的正確性,評估 SoC 總線效率和測試軟件兼容性。因此,擁有一個易于使用且可擴展的基于 FPGA 的快速原型開發平臺,并已在該平臺上驗證了TAKUMI 的 3D 圖形 IP 內核,無疑會簡化最終 SoC 的集成。
將 3D 圖形 IP 內核映射到了 Virtex-6 760 S2C 的 V6 TAI 邏輯模塊上的 FPGA,并使用 S2C 的 DVI-ver2.0 子卡在電視上顯示視頻。TAKUMI使用 S2C 的 Virtex-6 760 Prodigy 邏輯模塊為一系列圖形 IP 內核(包括 GS3000 和 GSV3000 內核)高速運行各種測試模式。這些 TAKUMI IP 內核已經在 FPGA 中進行了全面驗證,可以輕松地向 TAKUMI 客戶演示和評估。從而大大減少了片上系統(SoC)集成時間。為了控制圖形 IP 內核,使用了現成的 ARM11 CPU 板(ARMADILLO-500)和 S2C 在日本的合作伙伴 Japan Circuit 定制接口板,以便可以將 ARM11 CPU 板插入S2C 的 V6 TAI Logic 之上。
S2C 的快速 SoC 原型解決方案以其可靠性,針對各種 SoC 模型和接口的接口靈活性以及可支持各種門數設計的可擴展性而聞名
大容量和高穩定性使 TAKUMI 能夠高速運行所有不同的測試模式
S2C 支持團隊的快速響應幫助 TAKUMI 成功地建立了他們的 FPGA 驗證環境

利用 S2C 的快速 SoC 原型解決方案,TAKUMI 的 Graphics IP 核被原型化,并已作為參考設計提供給 S2C的 Virtex-6 760 TAI 邏輯模塊,供客戶集成到他們的 SoC 中。 TAKUMI Graphics IP 內核參考設計還可以根據客戶要求輕松移植到新的 Virtex-7 2000T TAI 邏輯模塊系列或 Altera Stratix-4 820 TAI 邏輯模塊系列。